English Home

CORSO DI ARCHITETTURE DI SISTEMI INTEGRATI - Laurea Magistrale

docente Prof. Ing. Mauro Olivieri

NB IL CORSO DI ARCHITETTURE DI SISTEMI INTEGRATI E' ATTUALMENTE EROGATO SOLAMENTE IN LINGUA INGLESE (vedere la pagina web inglese su questo stesso sito).
Il Corso di Architetture di Sistemi Integrati (9CFU) rappresenta la diretta continuazione del corso di Elettronica Digitale. Approfondisce i temi della progettazione a livello "Register Transfer" (RTL), facendo uso del linguaggio VHDL, e i fondamenti delle architetture di microprocessori intese come confine fra l'hardware e il software.

RICEVIMENTO

Martedi dalle 15.30 alle 18.30 salvo diversa comunicazione, presso il Dipartimento DIET, IV piano, stanza 419. Si raccomanda la prenotazione via telefono o E-Mail. Prof. Olivieri – 0644585435 – E-Mail mauro.olivieri@uniroma1.it

MATERIALE DIDATTICO

Programma Didattico

Libri & Testi Consigliati

Modalità Esame

ESTRATTO DELLE SLIDE USATE A LEZIONE

Slide 1st set (.zip)

Slide 2nd set (.zip)

Elementary exampl of VHDL code (.zip)

Design example of edge detection unit in VHDL, including testbench (.zip)

additional slides on package numeric_std (.pdf)

Additional slides on GPUs (.zip)

Additional slides on CPU power modeling (.pdf)


DOCUMENTI DI ERRATA CORRIGE DEI LIBRI DI MAURO OLIVIERI

Errata Corrige parziale del Vol.III

Errata Corrige del Volume II

ARTICOLI STORICI DI APPROFONDIMENTO CULTURALE

R. H. Krambeck, C. M. Lee, and H. Law, “High-speed compact circuits with CMOS,” IEEE Journal of Solid-State Circuits, vol. SC-17, pp. 614–619, June 1982. Articolo originale sulla Domino Logic. Si trova in rete sulla banca dati ieeexplore, e presso qualunque biblioteca universitaria

David Harris, and Mark A. Horowitz, Skew-Tolerant Domino Circuits, JSSC 1997. Scarica Articolo

David Harris, Mark Horowitz, and Dean Liu, Timing Analysis Including Clock Skew, TCAD 1999. Scarica Articolo

A prototype 1 GHz PowerPC microprocessor, sessione speciale di tre articoli alla conferenza ICCD 1998 su metodi di progetto circuitale e architetturale ad elevata frequenza di clock

Thomas D. Burd and Robert W. Brodersen, Energy Efficient CMOS Microprocessor Design, JSSC95 Scarica Articolo

Stuart F. Oberman and Michael J. Flynn, Division Algorithms and Implementations, TC97. Scarica Articolo

Benvenuto sei il visitatore

STUDENT INFO TWITTER CHANNEL
Segui l'account @DigitalSapienza su Twitter per ricevere aggiornamenti sui corsi di area digitale, esami, offerte di tesi, e opportunita' di lavoro in aziende che cercano progettisti digitali:
Mauro Olivieri's Twitter account
Solo argomenti professionali con occasionali Off-Topics